RISC-V国际和 CHIPS Alliance collaborate on OmniXtend

RISC-V国际和 Chips Alliance宣布了联合协作以更新Omnixtend缓存一致性规范和协议以及构建OmnixTend的开发人员工具。

作为协作的一部分,RISC-V International和Chips Alliance已形成一个新的Omnixtend工作组,它将专注于为多核计算架构创建开放式,高速缓存的一致性统一内存标准。 omn​​ixtend. 是一种完全开放的网络协议,用于与处理器缓存,存储器控制器和各种加速器直接交换相干信息,提供将新的加速器,存储和存储器设备附加到芯片(SOC)上的RISC-V系统的有效方式。它可用于创建多套接字RISC-V系统。

该组将更新omnixtend规范和协议,构建架构模拟模型和参考寄存器传输级别(RTL)实现,以及创建验证工作台。这些用于打开的标准统一内存一致性总线的工具利用OmnixTend将使设计人员更容易利用omnixtend用于以数据为中心的应用程序。

“作为RISC-V国际制定实施的实施独立规范和生态系统组成部分,它是我们确保我们制定的任何东西都会与新兴和建立标准合作的重要优先事项。联合工作组将与各种RISC-V组进行互动,以审查南美议员协议,重点是缓存管理,并密切关注RISC-V国际成员的一致性启用,“RISC-v International的CTO Mark Himelstein表示。 “由于这种共同努力,RISC-V社区将拥有他们需要利用开放式,连贯,统一的内存标准的工具,了解所有类型的数据以数据为中心的应用程序。”

“新已形成的Omnixtend工作组将设置打开,连贯的异构计算架构标准。我们计划允许硬件IP块的混合,为开发人员提供更多的设计灵活性,以便他们可以选择最适合其特定应用需求的作品,“芯片联盟总经理Rob Mains说。 “我们鼓励RISC-V社区参与这一重要倡议,该倡议将开辟新的设计可能性。”

快速轨道架构扩展过程

上个月,RISC-V International更容易标准化小型架构 - 扩展建议,具有快速的轨道过程。此快速轨道过程是在不创建任务组的情况下创建相对小的架构扩展的方法。 建议的延伸应该是risc-v社区的重要部分的价值的直接性质。 它应该解决特定和清晰的问题或需要,干净地适应现有的架构和当前的实体草案扩展,而不是争夺。

“快速轨道架构扩展过程”(快速轨道)定义了开发和标准化符合特定标准的架构扩展的过程,同时根据相关RISC-V常委相关委员会的监督和批准提供合理的质量控制。一旦提交了延期供考虑,它将在进入45天的公众审查过程之前进行内部审查。

Himelstein评论说:“”快速轨道系统使我们能够更快地解决RISC-V社区的需求,因为RISC-V解决方案和应用程序的多样性继续呈指数增长。“

Zihintpause扩展,使工程师能够降低其设计的能源消耗,是第一个在这个新过程下批准的。扩展还有助于提高自旋等待循环的性能,使多线程核心能够临时放弃扩展资源。 zihintpause扩展将单个暂停指令(编码为提示指令)添加到ISA。 HIMELSTEIN表示,“”ZIHINTPAEE的批准表明,这种简化的过程如何显着加速对重要扩展的审查,同时仍然维持RISC-V的核心租户与公共审查期间。“

“这是RISC-V ISA的一个重要扩展,所以我们很高兴看到ZIHIntpause能够快速批准,现在可以用于整个RISC-V社区使用,”格雷格·福恩(Co)和CTO,Ventana Micro Systems。 “快速轨道保持必要的检查和余额,以确保延伸被正确设计并遵守RISC-V的建筑方法,同时为RISC-V International展开迅速扩大其标准化扩展的方式。”


相关内容:

更嵌入, 订阅嵌入式’S每周电子邮件时事通讯.

发表评论

本网站使用AkisMet减少垃圾邮件。 了解如何处理评论数据.